|  |
 |
| Nr artykułu: 3MTJS-1811605 Nr producenta: S25FL256LAGNFM010 EAN/GTIN: 5059045718383 |
| |
|
|  |  |
 | Rodzina FL-L łączy się z systemem hosta za pośrednictwem interfejsu szeregowego (SPI). Obsługiwane są tradycyjne jedno-bitowe wejście i wyjście szeregowe SPI (pojedynczy I/O lub SIO) oraz opcjonalne polecenia dwubitowe (Dual I/O lub DIO) oraz czterobitowe Quad I/O (QIO) i Quad Peripheral Interface (QPI). Ponadto istnieją polecenia odczytu DDR (Double Data Rate) dla modułów QIO i QPI, które przekazują adres i odczytują dane na obu krawędziach zegara. Architektura jest wyposażona w bufor programowania stron, który umożliwia zaprogramowanie do 256 bajtów w jednej operacji i zapewnia indywidualny sektor 4 KB, 32 KB blok, 64 KB blok lub całkowite wymazanie chipa. Dzięki zastosowaniu urządzeń z rodziny FL-L o wyższej częstotliwości taktowania, przy użyciu poleceń Quad szybkość transmisji odczytu instrukcji może być porównywalna lub wyższa od tradycyjnego interfejsu równoległego, asynchronicznego i pamięci flash NOR, przy jednoczesnym radykalnym zmniejszeniu liczby sygnałów. Produkty z rodziny FL-L charakteryzują się wysoką gęstością oraz elastycznością i wysoką wydajnością wymaganą przez różne aplikacje mobilne lub wbudowane. Stanowi idealne rozwiązanie do przechowywania danych w systemach o ograniczonej przestrzeni, połączeniach sygnałowych i poborze mocy. Dalsze informacje:  |  | Rozmiar pamięci: | 256Mbit | Typ złącza: | Quad-SPI | Typ opakowania: | WSON | Liczba styków: | 8 | Organizacja: | 32M x 8 bitów | Typ montażu: | Montaż powierzchniowy | Typ komórek: | NOR | Minimalne robocze napięcie zasilania: | 2,7 V | Maksymalne robocze napięcie zasilania: | 3,6 V | Organizacja bloków: | Symetryczna | Długoś: | 5.28mm | Wysokoś: | 1.9mm | Szerokoś: | 5.28mm | Wymiary: | 5.28 x 5.28 x 1.9mm | Norma motoryzacyjna: | AEC-Q100 |
|
|  |  |
 | |  |  |
 | Dalsze słowa kluczowe: 1811605, Półprzewodniki, Pamięci, Pamięć flash, Infineon, S25FL256LAGNFM010 |
|  |  |
| |